1、FPGA芯片設(shè)計開發(fā):負(fù)責(zé)FPGA芯片的設(shè)計、開發(fā)和優(yōu)化工作,包括需求分析、方案設(shè)計、電路設(shè)計等。
代碼編寫與仿真:使用Verilog或VHDL等硬件描述語言進(jìn)行FPGA代碼的編寫,并進(jìn)行仿真驗證,以確保設(shè)計的正確性和性能。
接口邏輯設(shè)計:設(shè)計并開發(fā)FPGA處理模塊和接口邏輯,包括與微控制器、嵌入式處理器或其他硬件組件的通信接口。
2、測試與調(diào)試;仿真調(diào)試:利用仿真工具(如Modelsim)對FPGA設(shè)計進(jìn)行仿真調(diào)試,以發(fā)現(xiàn)和解決潛在的問題。
硬件調(diào)試:進(jìn)行FPGA硬件調(diào)試,包括上板測試、性能評估和資源優(yōu)化,確保設(shè)計滿足功能和性能要求。
問題分析與解決:分析并解決在設(shè)計和調(diào)試過程中遇到的技術(shù)問題,提出有效的解決方案。
3、流程與規(guī)范建設(shè):參與硬件及FPGA設(shè)計相關(guān)的流程與規(guī)范的建設(shè)和完善,提高設(shè)計效率和質(zhì)量。
4、團(tuán)隊合作:與硬件工程師、軟件工程師、測試工程師等團(tuán)隊成員緊密合作,共同完成項目任務(wù)。
5、溝通協(xié)調(diào):與客戶、供應(yīng)商或其他相關(guān)部門進(jìn)行溝通協(xié)調(diào),確保項目需求得到準(zhǔn)確理解和滿足。
6、持續(xù)學(xué)習(xí):關(guān)注FPGA技術(shù)的最新發(fā)展動態(tài),不斷學(xué)習(xí)新知識和新技能,提升個人專業(yè)能力。
7、完成領(lǐng)導(dǎo)交辦的其他任務(wù):根據(jù)上級領(lǐng)導(dǎo)的安排和要求,完成其他與FPGA設(shè)計相關(guān)的工作任務(wù)。
崗位要求
教育背景:通信、電子、計算機(jī)、自動化等相關(guān)專業(yè)本科及以上學(xué)歷。
專業(yè)技能:熟練掌握FPGA開發(fā)流程和相關(guān)工具(如Verilog/VHDL、ISE/Vivado/Quartus等),具備扎實的數(shù)字信號處理基礎(chǔ)。
工作經(jīng)驗:具有FPGA設(shè)計開發(fā)經(jīng)驗,熟悉ADC/DAC接口設(shè)計、高速存儲或高速傳輸接口開發(fā)者優(yōu)先考慮。
綜合素質(zhì):具備良好的溝通表達(dá)能力、學(xué)習(xí)能力和團(tuán)隊合作精神,具有較強(qiáng)的責(zé)任心和問題解決能力。